论文部分内容阅读
小时延故障(故障大小小于一个系统时钟周期)很难被固定故障和跳变故障的测试集所检测。随着集成电路工艺尺寸不断缩小,电路规模不断增大,要得到很高的小时延故障覆盖率所需的测试向量越来越多,致使小时延故障模拟成本越来越高。
本文为了降低模拟成本,提出了一种高效的小时延故障模拟方法。在此方法中,引入新的波形表达方式,即把信号波形用一串二进制位表示,并且采用了两种不同的故障注入模式进行故障模拟。实验结果表明,此方法能大幅降低模拟时间和内存消耗。
本文为了降低模拟成本,提出了一种高效的小时延故障模拟方法。在此方法中,引入新的波形表达方式,即把信号波形用一串二进制位表示,并且采用了两种不同的故障注入模式进行故障模拟。实验结果表明,此方法能大幅降低模拟时间和内存消耗。