论文部分内容阅读
介绍了IP流分类器的设计和实现方法,采用SOPC的思想,在FPGA上实现了C8051功能、MAC模块、TCAM模块等,通过PHY芯片的RGMII接口与FPGA实现的MAC模块通信捕获IP数据包,使用TCAM模块对IP数据包进行分类.整个设计采用硬件描述语言Verilog HDL 来实现,通过仿真和实验证实该设计舛实现高速IP流分类功能是可行的.