一种基于JTAG边界扫描的仿真调试结构的设计与实现

来源 :第九届计算机工程与工艺全国学术年会 | 被引量 : 0次 | 上传用户:hwwacm
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文提出一种基于JTAG边界扫描实现的对DSP芯片进行仿真调试的结构.该结构使用DSP的主机口访问芯片内部的断点模块,设置硬件断点和单步操作,同时访问芯片的所有存储空间,满足对DSP芯片的仿真调试要求,并且由于使用JTAG边界扫描,避免了占用芯片内部资源,可以从JTAG端口处得到CPU状态和系统状态.模拟和芯片应用结果表明,该仿真调试结构在银河飞腾系列DSP芯片上有效地实现断点执行和单步调试,满足芯片设计者在调试过程中的需求.
其他文献
“中国好声音”唱到了第三季,虽然告别的帷幕已经缓缓开启,但是却唤起了田明在商业上的野心:做内容门户、开放平台,以及上市.rn6月10日,好声音公布了第三季导师的阵容:那英、
期刊
近年在内地,听到最刺耳的商业名堂就是“品牌”,很多企业家对品牌的谬误,覆盖了大江南北.rn2013年笔者发起的一个非牟利组织“中环学会”,席间有位70多岁的老人向笔者提出希
研究表明,高性能微处理器中由于访存而导致的处理器停顿占其全部停顿的50%以上,研究总线技术对于减少访存时间,提高延迟隐藏能力具有重要意义.现代高性能微处理器已经能够开发
会议
本文简要概述了当前国内、国际高性能微处理器的研究现状,结合微处理器发展所面临的挑战,提出未来微处理器发展的方向应当是高性能多核微处理器(HPmC),以及发展HPmC需解决的
本文根据X型CPU的结构特点,将其自测试设计为硬件自测试和微码程序自测试两个阶段.在硬件自测试中,使用了一种三级响应压缩结构;并且通过微码程序而不是传统的响应压缩方法来
为了提高高性能处理器中寄存器文件的利用率,本文实现了两种方法:窄值另存(NOSA:NarrowOperandStoreAside)和无效寄存器提前去配(DRED:DeadRegisterEarlyDe-allocation),通过
在登顶珠峰的那一刻,郁亮的情绪失控了.rn他拿着女儿的照片,眼睛红了,但忍着没哭出来.云海在脚下变幻,天空蓝得没有一丝杂质,8848米高处的宁静中有神秘的禅意.而离他几百米外
在市场经济条件下,住房消费的层次性是由居民个人可支配收入或住房支付能力决定的,住房供给的层次性也应该适应需求的层次性。本文分析了居民住房消费分层影响因素、需求与供
本文介绍了当前国内外工业界和学术界在高性能数字信号处理器(DSP)方面的研究进展,并重点介绍了国内具有自主知识产权的高性能32位"银河飞腾"系列数字信号处理器(YHFT-DSP).
11月7日,*ST远洋通过公告证实了坊间传闻,担任公司执行董事的徐敏杰正接受相关部门调查,而徐的另一个职务是中远集团副总裁.11月8日,徐敏杰在中远集团的个人网页还未撤下,按