3.10自适应门限脉冲到达时间差估计技术

来源 :全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议 | 被引量 : 0次 | 上传用户:huwenrou
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文分析了用于目标识别和目标截获的测向系统中影响时差测量精度的主要因素,提出了一种采用自适应门限来提高时差测量估计精度的实现方法。TOA的计量依据采样点间隔;采取线性插值的方法降低采样率、提高TOA量化精度。运用卷积平滑TDOA的波动来提高TDOA估计精度;平滑点数根据辐射源距离调整.介绍了外场试验的结果。
其他文献
随着FPGA的性价比不断提高,及FPGA具有可配置性,FPGA实现FFT处理器具有很多优势。本文描述了一种使用FPGA实现FFT处理器的方法,基于按时间抽取(DIT)基-4算法,采用4组RAM并行为蝶型单元提供数据,使用交换器对数据进行重行排序.实验结果表明本方案保证了运算正确性、运算精度和实现复杂度。本文同时提出了两种改进的设计思路以及方法,单级并行方法及全流水线方法,可以使处理器获得更高处理速
介绍了基于FPGA的GPS干扰源中频模拟波产生的设计思路、原理、方法,通过控制单元可控制选择生成单频干扰,扫频干扰或是宽带干扰,并且可改变各个干扰的增益。
本论文提出一种了全数字直接序列扩频基带调制系统的实现方案,采用Verilog HDL语言,Altera 公司的集成开发环境Quartus Ⅱ和Stratix EP1S25芯片具体实现了这个扩频基带调制系统,重点介绍了成型滤波器和基于流水线式CORDIC算法的QPSK调制器的设计.本设计将多种功能集成在一片大规模FPGA芯片上,实现了高度集成化、小型化,参数可调化。
针对现在通用的ITU.656视频格式,提出基于FPGA的数字视频叠加的实现方法。本文从ITU.656格式的数字视频格式入手,分析硬件结构,并对其中的难点进行详细分析,最终实现实时的整屏图像任意位置叠加。
介绍了干涉仪测向的基本原理、误差分析、以及五信道相关干涉仪测向系统的基本组成和专用PDSP16510、PDSP16330处理器和TMS320C30在系统中的应用。
通过研究无线通信中的典型算法,提出了一种用于无线通信的数字信号处理器(DSP)结构。此DSP为无线通信设计了专门的中央处理单元(CPU),并通过维特比算法对DSP的性能进行了评估。该结构用Verilog HDL语言进行RTL描述,用TMSC 0.25μm标准单元庠综合,最高工作频率1、07.9 MHz.仿真结果显示,此结构有着良好的速度特性,而且结构简单,芯片面积小。
现代电子战争中,如何在复杂、密集的电磁环境中正确分选出雷达辐射源的各种参数,成为关键。本文介绍了几种基于PRI的雷达主分选的方法,并通过TI公司的DSP芯片,完成对雷达信号的主分选.
将灰色系统理论引入彩色图像分割领域,提出一种面向颅脑切片的灰关联分析彩色图像分割算法。避免了传统颅脑切片彩色图像分割中因三维色彩信息发散而造成的信息丢失现象,又能提高分割实时性。实验结果数据证明了本文算法的有效性。
对于独立的地面目标的航拍,航摄飞机搭载航空相机的传统成像模式就显得大材小用,并且费用昂贵,随着遥控飞艇技术以及数码相机技术的飞速发展,构建一套简易的航空成像系统成为可能。本文将介绍一种飞艇搭载数码相机的航空成像系统模式,初步探讨了影响成像分辨率的主要因素,并以实验室和实地的飞行成像实验来标定这套系统的性能指标。
同步是双基地合成孔径雷达(BiSAR)成达相位同步造成的影响,进行了相位误差补偿的分析,并对结果作了仿真.通过仿真,验证了理论分析的正确性,从而为双基地SAR系统设计时提出正确的相位同步要求提供了理论依据。