论文部分内容阅读
本文提出了一种基于FPGA的冗余余数编译码器的设计和实现方案。采用了基于模块化的设计,利用状态机对总流程,以及各个子流程进行控制。根据本设计特点,设计了基拓展模块、混合基转换模块,以及孙子定理算法模块。由于整个系统是基于余数的控制,展现出了非权重系统独到的特点。并利用了FPGA的快捷高效的特性,将非权重系统在硬件上实现,为未来非权重系统的硬件实现和应用提供了参考。