基于FPGA冗余余数编译码器的设计及实现

来源 :电子科技大学电子科学技术研究院第四届学术会议 | 被引量 : 0次 | 上传用户:lah822900
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  本文提出了一种基于FPGA的冗余余数编译码器的设计和实现方案。采用了基于模块化的设计,利用状态机对总流程,以及各个子流程进行控制。根据本设计特点,设计了基拓展模块、混合基转换模块,以及孙子定理算法模块。由于整个系统是基于余数的控制,展现出了非权重系统独到的特点。并利用了FPGA的快捷高效的特性,将非权重系统在硬件上实现,为未来非权重系统的硬件实现和应用提供了参考。
其他文献
  本文概述了航天型号质量管理的情况,介绍了航天型号项目质量管理各阶段的主要工作和质量控制的重点,对航天型号技术和行政两条总指挥系统这种组织管理制度的优缺点进行简述
  本文对空时网格码(STTC)进行了研究,首先,介绍了空时信道模型、编码方法和基于最大似然准则的Viterbi译码算法;其次,在准平坦瑞利衰落信道的假设下,推导出了空时网格码设计的