论文部分内容阅读
循环冗余码(简称CRC)是目前数字通信系统中广泛采用的一种校验码,但随着通信速度的提高,传统的串行编码方式已不再适用,为此他们提出采用一种全新的并行编码方法。该文从分析串行编码过程的基本原理入手,根据通信与系统理论,经Z-变换等一系列推导,得出了并行编码过程的具体逻辑关系,这些关系适合于各种不同生成多项式的CRC编码,并在此结合他们目前研究的高速总线系统中采用的CRC生成多项式算出了一套详细、直观的逻辑表达式,用它便可直接进行综合仿真,从而在硬件上得以实现。