关于减少芯片管脚数的技术研究

来源 :第七届计算机工程与工艺学术年会 | 被引量 : 0次 | 上传用户:soj
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着半导体工艺的发展,芯片管脚已经成为芯片发展的一个瓶颈.针对这种情况,本文介绍了一些减少芯片管脚数的方法.如复用技术,串行电路技术,双向电路技术.
其他文献
本文介绍了增强型并行端口EPP的特点,给出了一种EPP口在水声测量设备中的应用.
我国软件行业起步较晚,在一定时期内比较单纯的、小规模的作业事务系统将起着非常重要的作用,特别是对那些中小企业,刚从传统的手工作业开始向现代化、自动化发展,他们需要的
随着土木行业的发展,土木规模越来越大,土木功能也越来越全面,已达到了应有尽有的地步。高支撑模板施工是目前土木工程的主打,在大型土木这两方面应用比较广泛,当然在施工过程中这
随着我国城市化进程的不断推进,对我国城市规划也提出了多种要求。然而在城市规划之中,常常因为多种因素而导致控规变更。本文作者根据自身研究控规变更多年的实践经验,对控规变
本文通过分析煤矿瓦斯的危害,给出治理瓦斯的措施。阐述煤矿瓦斯危害的表现,从技术层面入手给出解决煤矿瓦斯问题的措施,旨在推动煤矿企业健康发展。
本文介绍了新闻采编系统的体系结构和应用中的一些问题,并进行了相关的探讨.提出了采编系统的设计和应用要面向版面、功能要面向采编一线人员和采编系统是报业一体化的核心等
本文介绍了我们新开发的嵌入式微处理器体系结构模拟与软件调试工具的设计与实现技术.该工具作为SOC软硬件协同设计环境中的一个重要组成部分,能支持嵌入式微处理器的体系结
长期以来,我国各类空间性规划自成体系,内容相互重叠、掣肘,使空间资源难以得到有效统筹管控。中共中央、国务院印发的《生态文明体制改革总体方案》,明确要求编制统一的空间规划
本文在充分分析、比较、归纳现有的指令级并行技术的基础上,提出了实现超标量技术的策略和结构模型,并利用微处理器软件仿真器Simplescalar对这些模型进行了模拟,通过运行基
IA-64是Intel和HP联合开发的64位高性能微处理器体系结构.本文围绕IA-64的三个关键特性——显式并行,前瞻技术和推测执行技术展开,介绍了设计思想和它们的实现.