一种CMOS迟滞欠压保护电路的设计

来源 :2009四川省电子学会半导体与集成技术专委会学术年会 | 被引量 : 0次 | 上传用户:zhangyong09
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文介绍了一种广泛应用于电源管理IC的欠压保护电路。利用输出信号控制MOS管的通断,成功实现迟滞避免了电路震荡。基于华虹NEC0.6um CMOS工艺对提出的欠压保护电路进行了仿真验证,结果表明利用HSPICE仿真的UVLO电路具有启动电流小、响应速度快等特点。
其他文献
本文提出了一种基于开关电容技术的 MEMS微加速度计读出电路的设计方案。这种电路结构将变化的电容信号转化为电压信号,实现了差分式电容微加速度计的信号读出。另外,设计了高增益低噪声的前置放大器,并针对低噪声的要求,进行了噪声特性分析,提出了减小噪声的措施。这种读出电路可以完全消除寄生电容的影响并且不需要复杂的驱动电路,其输出能够直接被A/D转换器数字化而不需要抗混叠滤波。作为一种数据采样技术,特别适
通过分析无电容前馈放大器小信号模型,提出了设计超高带宽、高增益、大电容负载的无电容前馈补偿放大器的步骤和方法,同时分析了面积、功耗和阶跃响应建立时间的影响因素和优化方向。基于0.35μmCMOS工艺设计无电容前馈放大器。仿真结果表明,该电路在3.3V 电源电雎下具有83dB直流开环增益,IGHz单位增益带宽,驱动2*8pF电容负载,建立时间1.5ns,相位裕度78°。
本文介绍了CAN的原理与通信机制,研究了CAN节点的FPGA实现方法,给出了详细的设计步骤、硬件及软件实现。对CAN节点设计的难点:多节点仲裁机制和验收滤波报文进行了详细的设计介绍说明,并给出实际的方案,通过验证电路及CAN网络搭建,验证了节点功能的实用性和可靠性。
本文设计的是一款嵌入到FPGA的乘法器,该乘法器能够满足两个18比特有符号或17比特无符号数的乘法运算。该设计基于改进的布斯算法,提出了一种新的布斯译码和部分积结构,并对9-2压缩树和超前进位加法器进行了优化。该乘祛器采用TSMC0.18μm CMOS工艺,其关键路径延迟为3.46ns。
通过分析铁氧体材料的磁化过程,设计了一种适用于闭锁式铁氧体移相器的驱动电路,通过Multisim仿真,结果显示提出的电路设计是正确的。与其他具有比较器和锁存器的移相器驱动相比,该设计具有结构简单、操作灵活的优点。
本文分析并提出一种功率管栅极的驱动电路,在分析电路的延迟、死区时间控制、栅极电荷充电以及EMI辐射的前提下,对电路进行了优化设计。该电路在最小化延迟、死区时间控制、降低EMI辐射以及芯片面积之间实现较好的折中,并提供Level_shift和8ns的死区时间。
本文提出了一种频率抖动实现电路。该电路产生的锯齿波电压信号转换为电流信号同一个基准电流做代数运算,其差值作为主振荡器的充放电电流,使其输出频率发生线性缓慢的变化,实现频率抖动,最终达到抑制电磁干扰的目的。
设计了一种应用于EEPROM的片内电荷泵结构。通过改进振荡器电路和采用双驱动结构,提高了电荷泵的升压速度,增大了电荷泵的驱动能力。HSPICE仿真结果显示:在5V电源电压下,时钟频率高达150MHz。电荷泵在1us内就可以输出16V的高压,并且其输出驱动电流可达30uA,满足既定设计要求,为增人EEPROM的容量和提高数据的擦写速度提供了有利条件。
本文提出一种由功率MOSFET漏极高压引脚直接供电的REGULATOR,即无需偏置绕组为芯片供电。该电路采用纯数字逻辑控制外接旁路电容的充放电,由外接电容为芯片供电,简单高效准确且具有较高的灵活性和稳定件。电路结构简单,在一定程度节约了版图面积。对于芯片的一般应用,节约了偏置绕组及相关元件,从而节约了成本。通过仿真结果表明芯片电源电压具有快速建立能力及较高稳定性。
本文提出了一种应用于计算器的LCD显示驱动电路设计。显示驱动电路将数据寄存器数据和状态寄存器信息进行编码,通过公共端(COM端)逐行扫描输出并与代码端(SEG端)输出组合点亮LCD。同时电路采用显示驱动输出与键盘扫描输出时分方式,减少芯片引脚数量。计算器运算量不大,一般工作频率较低,故为了减少电路器件数,以达到缩小芯片面积,从而降低芯片成本,电路设计采用CMOS动态电路结构。本设计通过了Veril