高性能同步动态随机存取存储器的特性分析与比较

来源 :第十届计算机工程与工艺全国学术年会 | 被引量 : 0次 | 上传用户:zonsun168
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
同步动态随机存取存储器(SDRAM)以其价格低、体积小、速度快、容量大的优点,广泛应用在服务器、工作站和PC机上.本文将研究DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM等3种同步动态随机存取存储器,分析与比较它们的特性,并针对它们的特点给出其使用范围。
其他文献
本文首先介绍了信号完整性在ASIC设计中的重要性及影响信号完整性的几种因素,分析了地弹效应产生机理,给出了在ASIC电路设计中抑制地弹效应的一些方法.
四月二十七日,星期四,澳洲聯邦政府通過了要使共產黨及其它組織成為非法的法案,以图扼殺工会並在澳洲抹殺了自由。澳洲政府此举大大地滿足了美國豪門巨富的報紙和一向干涉澳
八月二十三日,是光荣无敌的苏联军队解放罗马尼亚七周年纪念日。由于苏联军队解放罗马尼亚,就为罗马尼亚人民打开了走向民族独立、取得政权和建立真正的民主制度的道路。七
本文给出了一种传输速率为2.5Gbps,完全兼容IEEE Std 1596.3-1996标准的LVDS发送器与接收器电路的设计与实现方法.由于采用了差分传输和低电压摆幅技术,LVDS能够在实现很高传
为了培育高蛋白栽培大豆,大豆高蛋白质含量一直是大豆品质育种的重要研究方向.大豆蛋白质含量受遗传效应影响较高且由多基因控制,对其相关位点进行深入研究具有重要的理论意
DDR2存储器采用源同步以及时钟双沿数据传输技术,提高了数据传输率,但极大减少了数据有效窗口,增加了数据捕获的难度.存储控制器如何正确捕获读取的数据,是工程实现上的最大
设计并实现了一种新型的分频电路,适用于各种高速串行传输总线中物理层时钟频率的5分频转换.采用动态触发寄存器结构,接收高速输入时钟后5分频输出时钟信号,且输出占空比基本
会议
锁相环是高性能微处理器必不可少的部件,锁相环的性能直接决定了微处理器时钟的稳定程度和微处理器的性能.本文在分析研究电荷泵型锁相环工作机理的基础上,对压控振荡器的结
会议
本实验采用RT-PCR和RACE的方法,我们从辣椒叶片中克隆到3-磷酸甘油醛脱氢酶β亚基基因(CaGA PB)的全长序列,基因编码区共1 359 bp,编码452个氨基酸.生物信息学分析显示,该基
本文介绍了基于ISO 15693协议的RFID芯片体系结构.文章首先对RFID当前的发展进行了介绍,并阐述了RFID系统的组成和工作原理.在分析研究ISO 15693协议的基础上,着重研究了RFID