电力电子装置中传导EMI噪声源的测量技术研究

来源 :2006全国电磁兼容学术会议(EMC) | 被引量 : 0次 | 上传用户:jiangnanshen
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文基于电力电子装置产生传导电磁干扰机理的分析,针对此噪声源,介绍了多种噪声源阻抗测试方法,进行了比较,分析其存在的不足,在此基础上提出一新方法获得噪声源的信息,为EMI滤波器设计提供了必要条件.
其他文献
本文给出了一种采用GaAs HBT工艺,可应用于宽带码分多址(W-CDMA)3G无线通信标准的功率放大器设计.偏置电路采用电容线性化技术,极大的提高了功率放大器的线性.后仿真显示,输入频率在1.95GHz处,功率增益为26.4 dB,P1dB为30.6 dBm,饱和输出功率为32 dBm.输出功率Pout为28 dBm时,功率附加效率PAE为41%;偏离中心频率5MHz的邻近通道功率抑制比ACPR
本文介绍了Ku波段锁相介质振荡器的设计原理及实验结果.该组件由压控介质振荡器、定向耦合器、取样鉴相电路、环路放大滤波等电路组成,研制的Ku波段锁相介质振荡器输出功率≥10dBm;相位噪声为-100dBc/Hz/1KHz.
本文采用"合成渐近"技术推导出了两层无耗介质和有耗介质(Si和SiO2)上贴片电容的CAD公式.采用"合成渐近"技术得到的公式简单、准确(误差<2%),并且有清晰的物理内涵.本文中下层硅衬底为高阻硅(σ≤1S/m),上层介质很薄,其厚度小于等于正方形贴片电容宽度的20%.
DDS具有频率分辨率高、频率转换速度快、相位噪声低等优良的性能.采用DDS芯片AD9956激励混频锁相环的方案,设计了一种L波段小步进、低相噪频率合成器,并通过一个简单的防错锁电路保证了混频环的可靠入锁.测试结果表明:相位噪声优于-90dBc/Hz@1kHz,杂散抑制优于-65dBc.
随着互联网技术和GPRS技术的不断发展和推广,GPRS的应用逐渐成为监控领域的一个研究热点.本文以支持TCP/IP协议的GR47模块为例,提出了一个基于Internet和GPRS技术的通信控制器的设计,并给出了利用其实现家电远程监控的方法.
多载波扩频码分多址系统是一种消除符号间干扰的有效技术.它结合了OFDM和CDMA的优点,在高速数据传输时,其抗符号间干扰的性能明显优于传统的单载波CDMA.本文首先介绍了二种多载波CDMA方案的基本原理和它们的特性比较,然后分析了MC-CDMA与DS-CDMA之间的关系和差异.
本文介绍一种跨倍频程的225MHz~512MHz双定向耦合器的设计,它具有结构紧凑、频带宽、体积小、功率容量大、主线传输损耗小、耦合度波动小、方向性好等特点.
LTCC电路基板的大面积接地钎焊的缺陷对微波电路的性能影响较大,而钎焊的缺陷是随机分布的,工艺研究过程中只能通过采取相应措施,减少钎焊缺陷.作者通过热膨胀的匹配性工艺性设计、设置阻挡层的耐焊性设计以及在LTCC基板焊接面的一端预置"凸点"的钎焊工艺设计,避免了焊接过程中电路基板开裂,提高钎焊的钎透率,保证了微波电路基板的钎焊可靠性、一致性.
基于0.18μm CMOS工艺设计了10/11双模分频器的电路,用源耦合场效应管逻辑实现静态D触发器单元设计,利用H-spice对设计电路进行仿真.电路完成了芯片版图,后仿真结果表明输入时钟在3.33GHz时,10分频和11分频逻辑正确.芯片面积为0.5*0.375mm2,功耗108mW.
讨论了高速电路设计中出现的信号完整性(Signal Integrity,SI)问题.对相关的反射、串扰等问题的产生机理以及解决方法进行了深入讨论,并利用Mentor公司的EDA软件HyperLynx对其作了相应的仿真分析,得到了考虑信号完整性问题前后的波形图,对所提出的解决方案进行了验证.同时用麦凯龙公司的内存模型进行了板极仿真,给出了板级仿真图及仿真的一般步骤.最后深入探讨了信号完整性仿真分析中