论文部分内容阅读
基于预放大锁存快速比较理论,采用开关电容电路,设计了一种适用于高速低功耗模数转换器(ADCs)的电荷分配型全差分CMOS动态比较器。比较器由开关电容网络、预放大器、锁存器和输出缓冲器构成,在两个相互不交叠的时钟控制下工作。通过在预放大器和锁存器之间加入隔离电路,并采用中和技术(neutmlization),以减轻回馈(kickback)对输入信号的影响。采用典型的0.18μm/1.8 V CMOS工艺模型,用Cadence软件仿真,比较器在时钟频率为100 MHz时,输入动态范围为1 V,回馈噪声在信号输入端引入的动态失调为8.2 mV,功耗约为102.6μW。