21CMA相关器的设计与性能分析

来源 :2006中国计算机学会体系结构专委会学术年会 | 被引量 : 0次 | 上传用户:lionpb
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文主要在基于双网络(千兆以太网和Infiniband网络)的高性能集群平台上,利用通用软件实现相关器的创新设计方案,将21CMA天线采集的信息进行相关计算。在设计与优化相关器软件的过程中,充分开发硬件性能,在掌握各软件性能特点的基础上,找出了最佳的并行算法,巧妙设计相关器程序流程,实现了指令并行,数据并行和功能并行。利用Cache重用原则,提高其命中率。充分地开发集群系统的计算性能和带宽性能。它克服了硬件实现的种种弊端,为综合孔径成像技术提供一种范例。
其他文献
对三维编织变截面预制件的工艺设计系统进行了研究和开发.推导了典型变截面制件的减纱工艺参数,提出了表观花节模拟的思路和方法,在此基础上,经过程序设计实现了实例输出和工
采用铬酸刻蚀、吡咯化学气相沉积及两种方法并用对超高相对分子质量聚乙烯(UHMWPE)纤维表面进行了处理,利用FTIR、DSC、DMA及SEM等分析和讨论了纤维结构与性能的变化.结果表
会议
利用原子力显微镜(AFM)、X射线光电子能谱(XPS)、扫描电子显微镜(SEM)和动态力学热分析(DMTA),对阳极氧化法碳纤维表面改性效果进行了研究.研究结果表明,碳纤维经适当的阳极
会议
本文分析了RISC处理器设计遵循的一般原则,RISC处理器的内部结构的划分和设计原理及硬联线控制器设计的关键技术,并给出了处理器性能测试结果。基于CPLD的RISC处理器的设计方
本文分析了三种高性能微处理器时钟系统的实现策略,提出了一种可动态调节时钟偏斜的微处理器时钟系统的实现方法,该时钟系统采用130nm工艺实现,工作频率为1GHz时整个时钟网络
本文分析了现有的基于FPGA组的ASIC原型验证系统在板间互连结构方面的特点,并且针对其存在的缺陷,提出了一种非对称互连结构的改进方案,该方案可以提高逻辑分割的效率,为整个
本文首先介绍了国外已经存在入侵检测系统(Intrusion Detection System,IDS)的标准草案,之后重点介绍了自行开发的严格符合IDMEF标准的IDS检测分析器及其实现过程,由于其重用
本文运用可变长滑动窗口算法和蒙哥马利算法对RSA的运算过程重新设计,并结合TI公司TMS32064X的DSP芯片特点,对模幂运算进行了优化,节省了内存空间,大幅度提高了RSA算法的实测
本文介绍了IEEE1149.1标准JTAG测试原理,并结合一个实际的电路系统,详细描述了如何利用JTAG测试原理,快速高效地对复杂电路系统中IC芯片之间的连通性进行测试,从而为电路系统
本文介绍了片上多线程处理器的体系结构,包括商用的处理器,以及片上多线程处理器的关键技术。片上多线程处理器结合片上多处理器和同时多线程,同时开发指令级并行和现成级并