论文部分内容阅读
低压差(LDO)线性调整器作为DC-DC稳压器中的一种,具有结构简单、成本低和噪音小等特点,广泛应用于各种便携式电子产品中。随着手机、数码相机和手提电脑等便携式电子产品市场的持续增长,LDO的市场进一步增大,同时LDO也朝着低电源电压、高效率和更易于实现等方向发展。
本文设计了一种LDO线性稳压器芯片,它采用CSMC0.6μm2P2M的CMOS工艺进行设计,整个芯片面积为700μm*850μm,PDIP8封装。它有较宽的输入电压范围(3.3V~6.5V),在输入为3.3V,负载电流150mA时,输入输出压差为130mV。
在本文中,作者首先阐述了LDO的基本概念和其性能参数的意义,然后对LDO的系统结构进行了分析,在此基础上提出了本文中所设计的LDO的架构,并分析了各个子模块的设计要求。随后,文中详细叙述了LDO芯片各个子模块的电路设计,并给出了电路的仿真结果。在第五章中给出了LDO整体电路的性能仿真结果和分析。
最后论文给出了LDO各个子模块的版图设计需要考虑的问题以及最终的版图设计图片,并给出了流片后的最终测试结果。该结果表明,整个LDO的设计满足预先的设计指标。