论文部分内容阅读
第五媒体—数字多媒体广播(Digital Multimedia Broadcast,DMB)由于能够实时提供音视频、文字和图像数据等多媒体内容而成为信息科学领域发展最快的热点之一。DMB接收系统包括天线、接收前端、基带音视频解码器和加密系统,其中接受前端是实现微弱广播信号接收到后端数字处理的关键。同时,低成本需求迫使多媒体接收前端芯片的设计由传统的GaAs工艺转向Si CMOS工艺。但CMOS工艺的发展主要针对数字电路优化,且MOS器件具有跨导低、噪声大的劣势。因此,为实现移动接收系统的射频模拟前端,就有待于其物理基础研究和关键技术的突破。为此,本论文基于国内DTMB和CMMB标准,重点针对多媒体接收前端各单元芯片IP物理设计和集成实现,重点开展集成电感建模、射频LNA与VGA、模数AD/数模DA转换器诸核心模块的理论、架构研究与关键单元电路的设计。一、基于电磁场理论详细分析了集成电感的邻近效应、趋肤效应和衬底涡流损耗等高频寄生效应形成机理与分布特性,通过将部分元等效电路法合理简化,推导出了电感I-V矩阵方程并给出串联电阻Rs(f)和有效电感Ls(f)的求解表达式。对比仿真验证了模型的计算精度与效率,仿真结果说明,低阻Si衬底是影响CMOS RFIC电路设计的严重制约因素。二、在分析现有结构优缺点的基础上设计了LNA和VGA电路并进行优化仿真。其中,LNA在共栅共源结构基础上加入的级间匹配电感使增益提高到18.2dB,而噪声系数降至1.6dB;VGA电路设计中采用有源负载代替电阻并引入密勒效应抑制器件来增大带宽,构造了指数控制近似函数。结果表明,设计的VGA增益控制范围大于60dB,在14dB~78dB范围内随DAC控制电流线性变化,误差小于±1dB,满足射频下增益调整需要。VGA接以DAC输出电流控制,省去电流-电压转换电路,精简面积。三、系统地分析了分段电流舵结构误差源与积分非线性INL的均值、方差等统计学参数,基于随机理论的布朗运动过程对INL指标进行了建模,并以成品率为考查手段对模型进行了验证,给出了电流舵DAC设计时分段比的优化建议。同时,提出了一种利用电阻正负温度系数进行补偿的高精度、高电源抑制比的带隙基准电流源,改善了共栅共源单位电流源的输出阻抗和输出毛刺,通过限幅和提高交叉点设计了一种高速、低毛刺的开关驱动电路,按0.35μm Si CMOS工艺设计规则完成了DAC版图设计。四、结合全并行Flash、流水线Pipeline、逐次逼近SAR A/D转换器结构的优点,提出了新型分段多指针查找比较的模拟/数字转换方案。该方案大大减少了比较器数目,且去掉了普通多步式ADC和流水线ADC结构中必需的MDACs和残差放大模块RAs,从而有效降低了功耗和面积;并分别针对ADC位数是否可均分两种情况,优化了查找算法,导出了最优的级精度选择方法。应用此方案原理设计了3+3+4的分段多分搜索比较算法加流水线的混合模式ADC结构。经二阶系统阶跃响应分析和传输函数推导,提出了一种新型补偿方法,并应用于Folded-Cascode放大器的设计,使运放的建立时间由5.08ns缩短到3.89ns,减少了23.4%。五、基于高速高精度数模混合IC版图设计原理,综合考虑数字部分对模拟部分的干扰、工艺误差分布、差分信号对称性并结合实际工艺情况,应用地线屏蔽、数字/模拟电源分离及对称匹配等布局布线技术,按照0.35μm 2P5M Si CMOS工艺设计规则,完成了ADC整体版图的设计,版图实际尺寸1534μm×2172μm。进而用Calibre PEX提取寄生的电阻、电容元件与器件参数,然后使用HSpice仿真器对整个系统进行后仿真。结果显示,ADC的DNL小于±0.5LSB,INL小于±1LSB,无杂散动态范围SFDR为72.4dB,说明ADC精度达到了10位要求,总功耗215mW,为下一步投片的成功提供了保障。展望未来,围绕移动多媒体接收所涉及的系统架构、射频器件模型、低功耗数据转换和接收前端单片化诸技术领域,仍有待于进一步持续深入地研究。