论文部分内容阅读
宽带数字阵列雷达是目前相控阵雷达发展的一个重要趋势,由于其在雷达天线阵列中完成数字数据与模拟信号之间的转换,使其完全成为了一个数字化的雷达。本文首先对数字阵雷达试验系统的总体结构进行了较为深入的研究。由于宽带相控阵雷达的阵列处理控制设备之间需要传输相当高的数据量,传统传输设备已不能满足这样的要求,因此,利用光纤来完成数据的高速传输成为了解决当前问题的一个很好的办法。本文即是围绕着这个问题进行展开的。本文主要完成了用于某宽带数字阵列雷达实验系统的数据光线传输与缓存模块的研究和开发工作。该模块位于雷达的控制处理端,主要接收由雷达阵列通过光纤传回的雷达回波数据。除了接收光纤数据之外,还需对这些数据进行缓存,以便处理设备对回波数据进行处理和分析,因此其实物形式可以看作一个接收缓存板块。本传输与缓存模块是在基于CPCI总线的结构下进行开发的,其采用Altera的FPGA——EP1S20F780作为主控芯片;利用TI公司的TLK2501串并-并串(SerDes)芯片与SFP光模块接口构成了4路的光接收通道,可以实现1.5~2.5Gpbs的光纤数据的接收;采用SO-DIMM形式的内存接口,可以实现了最大1Gbyte的数据存储;使用PLX9054作为与PCI总线的接口芯片。本文除了介绍该传输缓存模块的硬件设计之外,还重点研究了高速电路板设计。由于设计中涉及到了很多高速信号的传输,因此在PCB设计时需要从多个方面进行考虑,如地和电源的处理,信号线长度匹配,阻抗匹配等等。此外,本文还介绍了FPGA中各个接口控制模块的开发,以此实现对各个外围器件的控制。本文所设计的数据光线传输与缓存模块实现了雷达回波数据的高速传输以及大容量缓存,使得雷达处理人员或设备能够更为灵活方便地对雷达回波数据进行分析和处理。