论文部分内容阅读
近几年无线通信系统的蓬勃发展推动了低成本、低功耗CMOS无线收发机的研究与开发。CMOS工艺技术的不断进步,无源器件(片上电感和电容)在片上实现技术的日趋成熟,使得无线收发机系统中大部分单元电路,如低噪声放大器(LNA),混频器(Mixer)、本地振荡器(Local Oscillator)以及中频滤波器(IF Filter)等都能够单片实现。压控振荡器作为无线收发机的重要模块,它不仅为收发机提供稳定的本振信号,还可以倍频产生整个电路所需的时钟信号。它的相位噪声、调节范围、调节灵敏度对无线收发机的性能有很大影响。无线通信技术的蓬勃发展,对无线收发机的性能要求越来越高,因而如何设计一个高性能的压控振荡器已成为模拟集成电路设计的一个重大挑战。本文系统论述了CMOS工艺的环形压控振荡器的理论和实现,并且深入浅出的研究和讨论了压控振荡器设计过程中的许多关键技术。文章首先介绍了振荡器的两种基本理论:负反馈理论和负阻振荡理论。分别从起振、平衡、稳定三个方面讨论了振荡器工作所要满足的条件,并对这些条件以公式的形式加以描述。同时列举了两种常见的振荡器,环形振荡器和LC振荡器。给出了它们的电路结构,并对它们特性做出了分析和比较。接着重点介绍环形压控振荡器的原理,对压控环振延迟级结构和噪声模型做出了分析和比较。最后是环形压控振荡器的实际电路设计部分(包括延迟单元和占空比校正单元)以及仿真结果,对时域波形,调谐曲线,相位噪声,功耗进行了分析。并总结该环形压控振荡器的性能,本设计采用SMIC 0.18μm CMOS工艺,使用Cadence Spectre RF仿真器进行仿真,设计了一个1.5GHz压控振荡器,频率变化范围为470MHz~1.5GHz。相位噪声为1MHz频率偏移下-108.6dBc/Hz,1.8V电源电压下核心功耗为6.48mW,系统优值为-159.7dBc/Hz。