论文部分内容阅读
ET功放通过动态调节功放偏压,可以有效提高功放整体效率。效率提升的同时,ET功放的非线性特性与固定偏置的功放相比将存在差异。因此本文首先研究了动态偏置条件下ET功放的非线性特性,进而研究了ET功放的建模,并通过仿真验证了基于记忆多项式的ET功放数字预失真算法。首先,本文介绍了FET的电热模型,分析了固定偏置下功放的非线性来源,记忆效应的产生机理,在物理模型层面对动态偏置下的ET功放非线性特性进行了研究。从ET功放的输入输出阻抗变化入手,分别分析了大功率放大器和小功率放大器的AM-AM和AM-PM失真。研究了信号带宽对记忆效应的影响,以及ET功放的输入信号和偏压信号的时延对功放输出带来的非线性影响;同时研究了一种基于信号功率概率密度来设计ET功放的方法。其次,本文研究了ET功放的包络成形函数。以大功率放大器为例,对比分析了固定增益,固定压缩点和最大效率三种包络成形条件下ET功放的效率和线性度等特性,发现固定增益条件下的ET功放具有最佳的线性度和较高的效率,是三者中最佳的设计方案。同时研究了一种降低偏压信号带宽的方法,并对比分析了降带宽前后ET功放的特性。最后,本文仿真验证了ET功放的建模和数字预失真。分别对小功率放大器和大功率放大器,使用传统记忆多项式和神经网络进行了建模分析,在传统记忆多项式的基础上,研究了一种改进的记忆多项式模型,对比了三种模型下的建模精度和复杂度。改进的记忆多项式模型相比传统记忆多项式模型,精度NMSE提高了4~7dB。在5MHz带宽的LTE信号激励下,通过基于改进记忆多项式的数字预失真算法,在MATLAB和ADS环境的联合仿真中,ET功放的ACPR有了至少10dB的改善量。最后本文搭建了实现ET功放数字预失真的硬件平台,设计了包括上下变频,时钟模块等整个ET功放数字预失真硬件系统。