论文部分内容阅读
跳频技术是军事通信领域重要的通信技术之一,也是在民用通信领域有着广泛应用的先进技术,其优秀的抗干扰、抗截获能力以及在通信组网方面的良好性能,使它在现代通信中占有重要的地位。本文通过研究跳频通信的基本理论,以此为基础利用软件无线电技术完成了高速宽带跳频系统基带处理单元的设计,并利用自主设计的Xilinx FPGA硬件平台实现了从发信机到接收机的整套跳频基带处理功能。在硬件方面,以设计并制作完成的基带开发板为基础,完成了所需核心芯片的配置、调试工作,为后续工作打下了良好的基础。首先,DDS芯片与ADC芯片需要一个高度稳定的系统时钟,从硬件设计的角度选择ADI公司的AD9516芯片,通过串行总线完成了时钟芯片的配置工作,从而能够为DDS芯片和ADC芯片提供优质的时钟输入;其次,对高性能的DDS芯片AD9914完成了配置工作,分析了DDS芯片的性能;最后,完成了对高速ADC芯片和DAC芯片的配置工作,保证了后续数字信号处理工作和测试工作的顺利进行。在软件方面,通过ISE完成了收发信机基带处理模块的设计,包括DPSK调制与解调、DDS频率控制和跳频的同步捕获与跟踪。在跳频同步的设计上,采取了通过能量检测进行滑动调整的自同步法,介绍了同步的具体流程和实现方法,分析了系统同步捕获的性能和跟踪的精度。详细说明了DPSK的解调方法,从信号处理、位同步提取、载波跟踪几个方面进行了介绍。最后,将设计完成的基带处理模块与射频模块相连接搭建了高速宽带的跳频系统。系统频率跳变速度20kHop/s,跳频点数255个,系统带宽500MHz。在收信机端,将解调数据通过FPGA测试管脚送至示波器观察,验证了解调的正确性;同时利用ISE自带的Chipscope软件观察基带处理模块中的关键信号,确保了各主要模块的正常工作,验证了方案的可行性与系统的正确性。