论文部分内容阅读
自1993年PCI(Peripheral Component Interconnect,外部设备互联)总线标准建立,PCI已经成为一种被广泛采用的总线结构,应用于从便携式电脑到大型服务器等多种计算机系统中。本文研究一种支持PCI从设备总线协议的接口芯片的设计方法,并完成了其基于标准单元的半定制ASIC设计。芯片实现了应用设备与PCI本地总线的连接。片内集成的OTP ROM可以存储用户需要保护的安全信息。 依据集成电路设计中采用的抽象层次由高到低的设计方法,论文从以下三个不同的抽象层次上对PCI安全芯片的设计进行了论述。 ⅰ.系统级设计:论述了PCI安全芯片的系统划分、功能设计和基于有限状态机的设计思想,重点是对已有IP的修改方法和AD总线再复用技术的实现。 ⅱ.行为级设计:以PCI-Micro WirerTM通讯接口模块的设计为例,详细论述了芯片中模块的行为级设计方法。 ⅲ.物理级设计:在对PCI安全芯片所采用的的ASIC设计流程简单介绍后,文章重点论述了基于Apollo Ⅱ的物理设计和验证方法和技巧。 在给出设计思路的同时,本文进行了大量的仿真试验并给出仿真波形。在物理设计各个分步骤的论述中,论文以理论和实践相结合的方式进行论述,给出了多种设计优化方案。 此外,论文还深入探讨了第三方硬 OTP IP在ASIC设计的各个阶段的集成方法。 本文的研究成果:已成功在CHARTERED 0.35um工艺线上流片并通过验证。