论文部分内容阅读
短波无线电通信是依赖于电离层反射实现的超距离的通信方式之一。无论是在无线电通信发明的早期,还是在现代通信技术飞速发展的今天,它都作为一种极其重要的通信手段,一直扮演主角,并在不断的发展和完善中。它被广泛地应用于政府,军事,外交,气象,商业等部门,用以传送语音,文字,图象,数据等信息。它更是军事指挥的重要手段之一。世界各国近年来加紧了短波通信的研究,出现了各种新型的短波通信系统,而短波接收机前端是短波通信设备中的关键部分。
基于以上原因,本论文对短波接收机前端相关电路进行研究,并运用CPLD芯片通过Quartus Ⅱ软件设计短波前端电路中的本振源。
本论文首先对无线电接收机从简单到复杂的过程回顾了接收机的发展历史,对超外差、数字中频和零中频接收机的特性进行了比较。因为它们都需要高度稳定的本振源,所以从介绍频率合成技术的基本原理着手,讨论了DDS、PLL各自的特点和差异,在此基础上选择了DDS+PLL的方案对短波接收机前端的本振及其它相关电路进行设计。因此在紧接着的
第三章中介绍了可编程逻辑器件及其设计软件与其流程。
在第四章中利用CPLD对短波接收机前端的关键电路进行模块化设计,也讨论了仿真、外围电路及其总体设计。
在第五章中进行了频率稳定性的讨论,并对性能指标进行了测量。
本论文主要是实现对短波接收机前端部分重要模块的CPLD设计。因此在第四章中我们讨论了CPLD的设计过程,对每项设计给出了详细的电路,重要模块给出了仿真。结合Quartus Ⅱ给出了设计过程,并编译成功。
初步的设计结果达到了预期目标,为将来进一步的深入研究打下了基础。