论文部分内容阅读
本论文提出一种基于FPGA器件、硬件板独立的视频源设计与实现,通过FPGA平台与不同硬件板的连接,并提供相应的视频处理与变换算法在FPGA平台上的实现,得到了较高灵活性与较高扩展性的视频源,实现了SM-PDP模组上1024×768分辨率、50~60Hz刷新率条件下的良好显示效果。论文详细讨论了该视频源的设计与实现方法,以及实现过程中视频处理的关键问题。
在视频解码方面,论文设计了对VGA信号与DVI信号解码的AD9887A硬件单元板、对CVBS信号与S端子信号解码的TVP5147硬件单元板,并引入了VGA信号输出的ADV7125硬件单元板与CVBS信号输出的SAA7121硬件单元板作为验证单元板。在视频处理方面,论文设计了以FPGA芯片为主的视频处理平台,采用两组静态异频RAM进行乒乓切换作为图像的帧缓存,为复杂的视频处理算法提供了易用而功能丰富的平台。在视频处理算法方面,论文研究学习了常见色彩空间变换算法、去隔行处理算法、分辨率变换算法以及Gamma校正算法,选择其中较为实用、可行性较高的算法进行仔细分析,并在FPGA平台上进行了硬件实现,完成了DE信号生成、以及PAL,制式及NTSC制式视频向1024×768画面转换的一系列流程,成功与SM-PDP模组进行连接,达到了良好的显示效果。为将来在视频源系统中实现更高分辨率、更高刷新率、更先进算法实现以及更多自定义处理积累了宝贵的经验。