论文部分内容阅读
随着移动通信技术的高速发展,电信行业正经历着数据传输的爆炸式增长,传统的无线接入网架构在技术升级、维护成本、资源消耗方面都存在着严重的不足。C-RAN架构作为一种新型的无线接入网架构,有效的解决了这些问题。FFT/IFFT变换器是C-RAN架构中实现基带处理信号调制与解调的模块,由于目前研究的C-RAN架构基于TD-LTE协议,因此需要支持协议所需求的几种点数的FFT/IFFT变换,并且对高数据吞吐率、较低的硬件消耗以及较高的数据处理精度有一定的需求。本文首先研究了C-RAN架构的组成结构与特性,并对两种形式的C-RAN架构进行了分析。针对C-RAN架构中涉及的TD-LTE协议和OFDM技术进行简单的介绍,并分析了C-RAN架构对FFT/IFFT变换器的设计提出的需求;对FFT的常用的各种算法、硬件实现结构、中间处理数据的表示方式进行分析和比较。从C-RAN架构的本身需求出发,提出了基于混合基算法,采用串行流水线的实现结构,在满足高吞吐率的情况下尽量减少硬件资源的消耗。并对定点和块浮点的数据表示方式进行Matlab建模仿真,通过误差比较,将块浮点的数据表示方式纳入本文FFT/IFFT变换器的设计中。使用FPGA平台对本文提出的高速可配FFT/IFFT变换器进行设计,并对蝶形运算模块、旋转因子等模块进行了优化,完成RLT级代码输入。通过搭建仿真平台完成功能仿真,并采用Altera公司的Quartus II 13.0软件对RTL级的设计进行综合以及布局布线和静态时序分析等操作,最后在Altera DE4开发平台上对设计进行了板级验证。目前研究的C-RAN架构数字前端采用PCIe时钟250MHz,数据吞吐率为8Gbps,完成一个OFDM符号传输和处理的时间上限为66.67 us,需要支持128、256、512、1024、1536和2048这6种不同点数的FFT/IFFT变换,具有较高的数据转换精度且硬件资源消耗较低。本文设计的FFT/IFFT变换器在Altera DE4上最大工作频率为321MHz,最大数据吞吐率为10.2Gbps,2048点OFDM符号处理初始延时为21us。数据处理精度上,信号量化误差比SQNR为54db以上,且硬件资源消耗较低。通过硬件测试,本文设计的FFT/IFFT变换器能够满足C-RAN架构的要求。