论文部分内容阅读
目前,移动互联网正以较快的速度发展,LTE作为通信领域的关键技术之一,不断引领4G向5G标准变革。LTE的发展和对系统容量的需求不断推动小基站达到高速通信要求,而基带芯片可以在物理层水平解决小基站的高速数据业务问题,最终使LTE技术满足最佳的用户体验需求。 本论文基于LTE小基站的背景,以基带芯片为LTE信号处理的重要组成部分,重点研究射频芯片和基带芯片通信时需要的接口模块,来完成数据业务传输工作。 本论文首先根据LTE小基站基带芯片的需求内容,分析了基带芯片的物理层架构,并对基带射频子系统的结构进行阐述。然后针对基带射频接口电路在基带芯片中满足的基础功能,设计可行的实现方案,通过优化接口时钟源产生电路、优化射频芯片配置总线性能以及优化数据存储方案等关键路径的技术策略进一步完善功能设计。整个设计采用硬件描述语言完成对基带射频的接收模块、发送模块、时钟复位模块以及计数器模块的逻辑设计,而软件环境则在ARM处理器的控制下,使用C语言完成基带射频接口的配置。根据已经设计好的基带射频接口电路搭建验证平台进行UVM前端验证。最后在HAPS平台上对整个基带射频接口电路的功能进行FPGA测试,结果表明基于基带芯片的射频收发通路功能正常,其接口电路性能能够使上下行的空口峰值传输速率分别达到150Mbps和400Mbps ,设计满足研发要求。 总之,本文对基于基带芯片的射频接口电路进行研究和实现,开发了一套有效的接口设计方案,对更高性能的数字接口设计具有深远的参考价值。