论文部分内容阅读
电子对抗仿真试验评估系统,是由多个分系统在计算机网络的支持下构成的半实物、强实时仿真试验系统,可以完成雷达对抗装备的射频注入式仿真试验任务。该系统可模拟地面、机载或弹载雷达进行抗干扰效果试验。信号处理机是整个试验模拟系统的关键部分,根据要求,要完成多种雷达体制下多种信号处理,在其他系统的配合下完成各种雷达干扰设备的干扰效果评估试验。传统的雷达信号处理系统的设计思想是基于任务的,设计者针对应用背景确定算法流程,决定相应的系统结构,再将结构划分为模块进行电路设计。这种方法存在一定的局限性,首先,硬件平台确定会使算法的升级受到制约,由此带来的运算量加大、数据存储量增加甚至控制流程变化等问题,要求在设计过程中考虑系统的可重构性和可扩展性,即建立较为通用的平台。根据实际的应用要求,仿真试验评估系统中信号处理机必须基于模块化设计,可扩展、可重构,具有很强的通用性,即实现通用信号处理机。由于FPGA、DSP等性能的大幅提高,使得通用信号处理机的实现成为可能。通用信号处理机能够实现在同一硬件平台上实现多种雷达体制下多种信号处理方式,具有很好的应用价值。为满足要求,在系统设计时充分采用新技术,例如采用FPGA实现脉压、运用并行处理技术进行抗干扰处理、应用RACEway实现板间大数据量通信等,这些技术的应用提升了本机实时性和通用性,本文对这些技术的应用进行了阐述。