论文部分内容阅读
第三次科技信息技术革命后,现代战争早已和以往的战争形势有了很大的不同,战争不再比拼兵力。在未来的战争中的部队、装备以及战场都将会是数字化的,而数字化的关键是信息的获取。信息的获取以及安全传输将是未来战争的重要组成部分。在电子侦察系统中,最重要的部分莫过于电子侦察接收机,它的主要功能是接收战场复杂的电磁环境下的复合信号,并且从中筛选分析出有效的信息。本文所设计的一种多通道数字接收机包含了理想化数字接收机的主要特点。多通道数字接收机通过六个模数转换器通道对信号进行欠采样处理,并由FPGA对信号进行数字下变频(DDC)以及离散时间傅里叶变换(DTFT)处理,将得到的有效频谱信息按照约束的协议传到后级上位机。由于采用了多信道并行处理的方式,显著的增加了单台数字接收机的信息处理容量。而数字下变频以及离散时间傅里叶变换处理等工作都在FPGA中完成,显著的降低了接收机的硬件复杂程度,提高了信号的实时处理能力,和信号的截获概率。为了提高设计的质量,合理设计各种参数,系统在前期论证的时候采用了大量的理论仿真,最终确定了系统对输入中频信号的算法处理流程以及具体的参数。本设计的硬件系统采用了六路模数转换通道,对输入的中频信号进行带通采样,采样数据交由FPGA进行理论算法方面的处理,FPGA将处理后的数据,存储到两片DDR II芯片中。最终按照上位机的具体参数要求,通过通信接口传输到上位机。本设计使用了时钟分配芯片ICS853S111AI,输出的七路时钟分别供给六路ADC和一片FPGA。本文主要详细介绍了设计的硬件部分,包括各种相关器件的选型以及外围电路的设计,同时给出了在FPGA中所进行的信号处理算法的基本理论分析。此外,还对设计中的接口部分:ADC到FPGA间的数码转换、FPGA与上位机的通信协议以及程序设计、FPGA与DDR II芯片的数据存储设计这三部分进行了介绍。最后,对系统整体进行了封装测试,首先测试了各个子模块的功能,然后测试系统的整体性能以及与上位机的数据通信,最后将调试好的PCB封装到屏蔽盒中,而测试结果也符合最初设计的期望。