论文部分内容阅读
随着雷达和无线通信事业的不断发展,系统对本振源提出了越来越高的要求。寻求更低相位噪声、更纯频谱和更高稳定度的本振源成为发展的主要趋势。目前流行的分频式锁相振荡源已经获得了优良的性能,而取样锁相振荡源尚没有引起广泛的关注,其应用也仅局限于特定的领域,如空间探测、测量仪器。但这不能抹杀其在相位噪声方面的优势。在这样的背景下,本课题就是要实现一个6.4GHz的低相噪取样锁相振荡源。DRVCO及DRO由于其优异的噪声性能、频谱纯度和稳定度广泛应用于频率合成和微波振荡源中。目前,国内生产的DRVCO及DRO多是依靠工程人员的实践经验来实现的,由于缺乏理论上的深度分析和指导,要想在现有性能指标基础上有所突破很难办到。取样锁相虽然不是新技术,但过去将其与DRVCO相结合来实现高频段的振荡源都是通过低频锁相再倍频上去的方案,在指标上体现不出取样锁相的优越性。客观上是由于当时窄脉冲形成技术还不成熟,从而限制了取样鉴相器的上限工作频率。随着窄脉冲形成技术的发展,取样器上限工作频率也越来越高,能够满足对高频段信号的取样要求。因此作者对过去的方案作出了改进,采用直接对6.4GHzDRVCO取样的方式来实现。本课题存在以下难点:DRVCO的设计与调试;脉冲形成电路以及取样鉴相器外围电路的设计;取样锁相环路的设计与调试。本文先深入分析介质谐振器压控振荡器的原理和各种结构形式,然后讨论取样锁相振荡源的工作原理,接着详细论述了DRVCO的设计、仿真和硬件实现,以及取样锁相环路的设计、调试,最后分析测试结果,并对不足之处提出改进措施。