论文部分内容阅读
随着医疗电子、传感器、物联网等电子行业的发展,芯片的集成度越来越高,为了将低压差线性调整器(LDO)集成在芯片内且省去传统LDO输出电压处的滤波电容,进而节省封装成本和外围元件成本,无输出电容型LDO结构以及相关电路设计技术被广泛研究。无输出电容型LDO没有大的输出滤波电容,进而使得负载在空载和满载之间切换时输出电压的响应时间慢,动态误差比较大;另外,这种结构的LDO主极点一般设计在EA输出端,这会使得空载时由于输出端的极点移动到低频而恶化环路稳定性。因此输出端具有最低电流限制,而过大的静态电流会使