论文部分内容阅读
随着作为相控阵雷达观测对象的各种飞行器性能的提高,雷达工作环境的恶化以及雷达需求的提高,对相控阵雷达视频信号处理设备提出了更多、更高的要求。数字信号处理一直是雷达信号处理的发展方向,它的主要缺点是处理量随处理精度、信息量的增加而成倍增长,解决这一问题的方法是研究高速实时的数字信号处理系统。多DSP并行处理是当前高速实时处理领域研究的热点。本文以高速实时相控阵雷达视频信号处理为背景,提出了一种由4片AD公司ADSP-21060构成的并行计算系统。它充分利用了ADSP-21060支持多处理器并行计算的特点构成了一种网格结构,并且从可测性设计、实时操作系统角度对该系统进行了设计与讨论,为高速实时信号处理系统的设计与开发提出了新的解决方案,同时分析了面临的主要问题。 本文首先分析了相控阵雷达信号处理单元的特点,然后针对适合于片间并行的ADSP-21060讨论了并行计算结构,提出了一种采用四片ADSP-21060构成网格结构的信号处理平台,分析了它的工作原理。 接着,提出了该信号处理系统基于边界扫描的可测性设计方案。 论文还详细介绍了该系统的调试和开发过程,特别是多DSP之间的通信开发。经初步的试验证明,该系统运行速度快,外部接口灵活,内部数据通信方便、快捷,且具有可重构性。 为了后期软件编写方便,本文还介绍了将源码公开的实时嵌入式内核uC/OS-Ⅱ移植到该系统中的过程,并进行了简单的测试,为高速实时信号处理系统的软件开发打下了基础。 在论文的最后,总结了整个论文的工作,指出了进一步研究探索的方向。