论文部分内容阅读
目前世界各国大多以SDH作为通信的骨干网络,我国的干线网络也基本采用SDH网络。由于SDH对设备的要求较高、协议和结构比较复杂,因此SDH专用集成电路的设计就成为必然,SDH设备一般都采用专用芯片来实现。分/插复用器ADM,是SDH网络上使用最多的一种网元,用于SDH传输网络的转接站点处。其将同步复用和数字交叉连接功能综合于一体,具有灵活的分插任意支路信号的能力,在网络设计上具有很大灵活性。然而,国内厂商ADM设备的核心芯片主要依赖进口,因此设计研发ADM核心芯片势在必行。本文首先介绍ADM所涉及SDH知识与相关技术,然后给出SDH分/插复用器ADM总体设计方案。本设计选择2Mbit/s到155Mbit/s的复接路线,旨在设计能上载、下载E1信号的STM-1分/插复用器。该ADM系统包括E1/STM-1复用器系统、STM-1/E1解复用器系统、数字交叉连接系统三个主要部分,其中以其前两者最为核心与重要。本文详细地给出前两者设计方案,并选取E1/VC-4复用器和STM-1/TU-12解复用器作为重点,加以设计与实现。本系统采用自顶向下的设计方法,独立完成RTL级Verilog HDL的代码编写。使用软件环境为:Xilinx校园计划ISE 9.1i(正版),Synopsys公司VCS平台(工作站)。首先使用VCS做功能仿真;其后将代码文件转至ISE环境,配置选择Xilinx公司Spartan 3E系列XC3S500E-4FG320C(主芯片)的FPGA,使用Synplify Pro 8.1完成了综合;然后依次完成转换及映射、布局布线(实现的三个步骤);继而进行时序仿真,即Post-Translate Simulation、Post-Map Simulation、Post-Route Simulation三步;最后,使用FPGA硬件板进行器件下载并给予验证,验证的结果符合设计要求。本设计严格按照ITU-T的建议标准和国家相关的标准;E1/VC-4复用器系统和STM-1/TU-12解复用器系统的具体实现电路其源代码,均由笔者独立编写。最终本设计得以通过FPGA验证,其验证手段以功能仿真和时序仿真为主。