论文部分内容阅读
高速模数转换器(ADC)在高速图像视频处理,无线通信,数字示波器等领域有着广泛应用。随着这些设备的工作速度越来越高,对于应用于其中ADC的转换速率要求也越来越高。而如今,各种结构的单通道ADC,其速度和精度不断逼近已有实现条件下的性能极限。为了提高ADC的转换速率,较好的方法是采用多个ADC时间交织的方式工作,由此发展出的多通道时间交织ADC(TIADC)得到了广泛应用。然而,由于通道之间的失调失配、增益失配以及采样时刻的失配,严重限制了TIADC系统的动态性能。针对多通道之间的失配,已经发展出多种检测和消除失配的方法,然而这些方法都有各自的缺陷。本文采用了一种改进的带参考通道的基于LMS自适应的TIADC数字后台校准方法,以实现对TIADC中各通道失调失配、增益失配和采样时刻失配造成的误差进行补偿,该方法计算复杂度低,能够跟踪由于环境变化,器件老化引起的误差变化。针对多通道时间交织流水线ADC系统的需要,本文采用chartered0.18um1P5M的CMOS工艺设计了应用于其中的子通道14位100MS/s流水线ADC的关键电路。基于所设计的子通道ADC,结合采用的带参考通道的基于LMS的数字后台校准技术,设计了14位400MS/s的TIADC系统。仿真结果表明经过校准,在采样频率fs为400MHz,输入频率fin为18.359375MHz时,TIADC系统输出信号的信号噪声畸变比(SNDR)和无杂散动态范围(SFDR)分别提高了46.24dBc和61.53dBc,达到85.22dBc和102.9dBc。