高速SerDes中时钟数据恢复电路的设计研究

来源 :国防科学技术大学 | 被引量 : 0次 | 上传用户:shauto29
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着集成电路行业的迅速发展,以及信息流量需求的不断增大,目前高性能芯片的数据计算和处理速度已经很快,而芯片之间的数据传输速率相对落后成为了制约芯片性能的最大瓶颈。传统的并行传输技术因其需要过多的管脚数目、各数据位之间的传输延时不匹配和需要同步时钟等原因而逐渐被淘汰,取而代之的是原本应用于光纤通信的串行传输技术——SerDes(Serializer/Deserializer)。时钟数据恢复(CDR)电路是整个Ser Des系统的核心,也是制约着其性能的关键所在,它的主要功能是从接收到的含有较大串扰和抖动的数据中恢复出时钟,并利用这个时钟对该数据进行采样,从而得到正确的数据。本文基于65 nm CMOS工艺,完成了对高速SerDes中的关键模块CDR的研究和设计。本文首先从MATLAB建模出发,运用数学模型深入研究了CDR的工作原理,然后在模型的指导下,完成了相应的电路设计和版图设计。本文设计的CDR采用基于相位插值(PI)的双环结构实现,其中一个环路为锁相环(PLL),另一个环路为延迟锁相环(DLL)。其中DLL由相位插值电路、高速采样电路、数据分接电路、边沿检测电路和二阶数字环路滤波器等组成。支持1.25 Gb/s~6.25 Gb/s的宽范围工作速率,支持半速、全速和倍速三种工作模式,降低了锁相环的设计难度,且具有带宽可调和一定频差容忍等特点,其中相位插值电路采用7 bit的结构。为了提高有频差时的锁定速度,本文还创新性地在二阶数字环路滤波器中增加了快速锁定算法,使其在频差为1000 ppm时锁定速度可以提高一倍,能够满足突发性数据传输的要求。仿真结果表明,在工作速率为6.25 Gb/s时,该CDR抖动传输带宽为2 MHz~7.5 MHz可调,最大频差容忍为±1800 ppm,在频差为1800 ppm时恢复出的数据眼图宽度大于0.89 UI,功耗小于16.4 mW。其中相位插值电路的DNL为2.8o,INL为7.2o。仿真结果满足系统设计指标。
其他文献
ZnS是Ⅱ-Ⅵ族化合物中重要的直接带隙半导体材料,禁带宽度为3.68eV,有α-ZnS纤锌矿和β-ZnS闪锌矿两种相结构。由于其具有良好的热红外透明性、荧光效应和电致发光等特性,在
保护地蔬菜栽培过程中,由于不可避免的重茬问题,解决的最好办法就是嫁接。可提高一些抗病性,尤其是土传病害。
市场经济伦理是经济伦理学中的一个基础的和重要的问题。本文以市场经济内在结构逻辑和历史发展逻辑为研究的出发点,讨论了市场经济伦理中的几个关键性问题。全文共由序言和五
本文利用2017年6—8月长沙县40、80、160、320 cm深层地温观测资料分析了该站点深层地温夏季变化特征。结果表明,一日中,40 cm地温波动变化较大,其次是160 cm和320 cm地温,80
[目的]观察仿真动态演示联合回馈教育模式在腰椎手术病人中的应用效果。[方法]将仿真动态演示联合回馈教育模式实施前(2018年1月—2018年4月)和实施后(2018年5月—2018年8月)
目的:观察运用捏脊疗法治疗小儿脾虚证的临床疗效。方法:在治疗前记录90例脾虚证患者临床症状,然后采用捏脊疗法治疗,治疗两个疗程后观察记录患者症状,并与治疗前比较疗效。结
作为实数和复数的延伸,四元数将二维空间扩展到四维空间,其本身的正交特性可很好地描述加载到各部的信号分量间的关系,并能保持各分量自身的内部结构。因此,四元数自适应滤波
CAN是一种应用十分广泛的现场总线,尤其在汽车领域被越来越广泛的使用。随着发展CAN的应用领域被逐渐拓展,使其具有非常优秀的发展前景。FPGA由于运行速度快,具有大量软核便
为了优化绝缘配合,提高工程经济性,通过对特高压变电站金属氧化物避雷器(MOA)在不同系统过电压下吸收的最大能量的计算和对我国3个制造企业的MOA电阻片在荷电率为95%条件下的
微纳米定位技术被广泛应用于精密制造、生物医学和微电子等领域,成为了现代高新科技中的关键技术。压电陶瓷微定位平台是实现这一技术的核心器件,但由于压电陶瓷本身固有的迟