论文部分内容阅读
本课题的任务是针对通信信号电磁环境模拟器系统的方案要求,设计实现24个(频率分布在260MHz~1430MHz之间)对输出时钟信号的相位噪声特性、杂散抑制特性等要求都很高的频率合成器,为基本信号生成模块到射频的搬移提供稳定可靠的激励源。锁相式频率合成技术提供了解决这一问题的思路。 本文在研究锁相环路基本原理的基础上,分析了锁相式频率合成器电路中各部件对环路输出信号噪声性能的影响,设计了以一个高性能的集成锁相环频率合成器芯片为基础实现频率合成的方案,并给出了具体的电路形式。确定压控振荡器的各项指标、合理设计环路滤波器是优化环路性能的关键,本文对此作了比较详细的分析。通过对频综系统硬件电路的调试和对输出结果的测量,从理论分析和工程实践两个方面,讨论了本文改善系统噪声性能所采取的措施。