基于FPGA的3DDCT压缩核设计与实现

来源 :中国科学技术大学 | 被引量 : 0次 | 上传用户:losches
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
该文提出了一种基于FPGA的实时3DDCT串并行流水线结构的实现方案.整体结构利用了3DDCT的行列分离特性,运用三个DCT核、两个转置存储体的串行流水.DCT核的实现是利用DCT计算中Cosine函数值的对称性,构造出4乘法器的并行一维DCT核,包括四个部分,即预处理、乘加、截位、控制单元.预处理单元是根据对称性,先对输入的8个像素值(或1D、2DDCT系数)进行奇行相减、偶行相加的操作;乘加部分采用4个硬件乘法器并行完成一个DCT系数的乘加操作;截位是在保证一定精度的情况下用最小的比特表示系数值.控制单元完成时序的同步.三维计算中所使用的两个转置存储体,其容量分别为8×8×10bit和8×8×8×10bit,前一个存储体执行第一维和第二维DCT之间的数据转置,后者是执行第二维和第三维DCT之间的数据转置,同时这两个转置体还完成了数据缓冲功能.
其他文献
本文论述了基于DSP的MP3随身听实时编码适配器系统的设计与开发技术。重点研究了MPEG音频第Ⅲ层编码的算法标准。详细分析了压缩算法中的四个主要功能模块:子带滤波器组编码,心
该文参照ARM7TDMI核的结构,设计了一个32位的RISC微处理器核.它能兼容大部分的32位ARM指令(除协处理器指令外),执行时序也与ARM7TDMI一致.设计采用VHDL的RTL描述,并选用Alter
嵌入式微处理器开发系统的设计有远程调试器、在线仿真器等多种方式,内容涉及到PC端软件(调试器等)的设计、接口的设计、芯片内ICE的设计等诸多方面.首先,该文介绍了利用远程调
微处理器是计算机系统的核心部件,它的性能决定了计算机的整体性能。而微处理器的设计在计算机发展领域的地位非常重要。如何设计高性能的微处理器一直是设计者们探讨的课题。
随着计算机技术、微电子技术以及通信技术的发展,在工业领域中的信号传输从模拟信号传输转换到了数字信号传输,这使得现场设备之间传输信息的能力大大增强。也因此诞生了一门新
该文在简要介绍了分子动力学模拟的历史、发展、应用领域、在物理体系模拟计算过程中的特点,以及分动力学模拟的基本思想与基本方法后,主要介绍运用分子动力学模拟方法,对异
该文依据cdma2000标准设计了一个Turbo码编译码的仿真系统.在比较了Turbo码的几种主要的译码方法后,从复杂度和性能的角度选择了Log-Map算法作为该仿真系统的译码算法.Turbo
该文旨在模拟人类视觉信息处理各个阶段的机制,用模仿生物神经细胞同步脉冲发放的PCNN模型来实现BOTTOM-UP与TOP-DOWN相结合的基于轮廓的目标检测任务.为此,我们进行了以下的
该文系统地研究了BaTiOPTC陶瓷生坯的轧膜成型制备技术、烧成工艺以及叠层工艺等,主要内容包括:1)通过对轧膜成型工艺的研究,分析了轧膜成型过程对制备BaTiOPTC陶瓷生坯薄片
学位