论文部分内容阅读
随着半导体工艺的进步,晶体管性能的提升,使得毫米波电路得到了极大的发展,如短距离无线通信和毫米波雷达等。由于CMOS工艺的低成本和高集成度,采用CMOS工艺的毫米波电路设计正在成为主流研究方向。毫米波频率综合器作为核心模块,影响着系统的性能,如相位噪声影响毫米波雷达的识别能力和通信系统的误码率。本文的主要工作是采用40-nm CMOS工艺设计毫米波频率综合器中的关键模块。本文首先分析了压控振荡器(Voltage Controled Oscillator,VCO)直接谐振在毫米波和低频VCO级联倍频器两种不同的毫米波频率源产生方案。若VCO直接谐振在目标频率,由于毫米波无源器件性能差,VCO的调频范围和相位噪声相互制衡,无法同时满足系统要求;此外信号能从衬底、电源和空间电磁耦合至VCO谐振腔,对其造成频率牵引现象,恶化其性能。而采用低频VCO级联倍频器方案能够减轻或避免以上问题,因此本文采用低频VCO级联倍频器的方式产生毫米波频率源。本文主要工作为基于40-nm CMOS工艺设计VCO,注入锁定倍频器(Injectio-Locked Frequency Multiplier,ILFM),及VCO和ILFM之间的本振馈线电路。对于VCO,首先介绍了线性时不变和线性时变两种相位噪声模型,分析了影响1/f~3噪声和1/f~2噪声的因素,为相位噪声优化提供方向;其次介绍了VCO中无源器件的设计及优化方法;总结了多种VCO的相位噪声优化方法。本文设计的VCO采用NMOS交叉耦合管,2 Bits开关电容和变容管调频结构,调频范围为37.2 GHz-42.5 GHz,相位噪声为-95.53 dBc/Hz@1 MHz。对于ILFM,首先分析了不同谐波信号注入方式,最终选择耦合谐振结构,即变压器既耦合注入信号又作为谐振腔的谐振电感;其次分析了增大ILFM锁定范围的方向:增大最大注入锁定角和优化谐振腔的相位响应;接着分析了耦合谐振ILFM谐振腔的相位响应,及谐振腔相位出现过零平坦现象的条件;最后基于耦合谐振设计了本文的宽锁定范围的ILFM。本文所设计的耦合谐振ILFM锁定范围为70.2-105 GHz,倍频后相对于输入信号的相位噪声恶化了6.6 dB左右,与理论上的恶化6 dB很接近。