论文部分内容阅读
本文结合通信原理基础知识介绍了无线收发信机中频及基带的各部分实现过程,所采用的方法具有典型性和实用性,而且不失创新性。本文采用一片Cyclone III系列的FPGA作为基带算法核心处理器,系统整体采用QPSK调制解调方式,在发射机端实现了串并转换、符号映射、基带成形滤波等核心算法;在接收机端实现了载波同步、符号同步以及帧同步等核心算法。本文通过对比各个方案的特点,结合模块化设计的特殊要求最后选择典型的超外差结构实现收发信机的硬件电路设计。本文选择ADI公司的正交变频器实现基带信号的调制与解调,并选择通信系统专用的TxDAC和RxADC实现了基带信号的数/模与模/数变换。此外本文介绍了本振时钟源(小数分频PLL)的驱动程序设计,使得中频及射频的本振频率可细调,调整步进为50KHz。发射机对输入串行数据首先进行加扰,然后按照QPSK调制方式进行了星座映射。发射机的脉冲成形滤波器为跟升余弦滚降滤波器,在本文中采用了基于FPGA的FIR滤波器的实现结构。接收机的重点是同步。本文通过对标准科斯塔斯环进行研究并结合硬件电路的实际情况最后采用了反馈补偿法载波同步。此外,本文在符号同步算法的实现上有所创新,提出了一种基于反馈环路形式的积分反馈式早迟门法。载波同步与符号同步在实现结构上相似,都采用反馈环路的形式。试验证明本文采用的载波同步与符号同步算法原理可行、性能良好。本文中的FPGA开发采用“自顶向下”的设计思路,将复杂的功能模块划分成功能单一的底层模块,再由Verilog HDL语言逐一描述。FPGA具有极强的实时性和并行处理能力,可以满足通信系统对处理器性能的需求。本文的最终成果实现了中频段140MHz的通信,同时,通过配合射频前端模块实现了2.45GHz射频段的无线通信。本文的基带部分具有1M symbol/s的符号率,并具备2M bps的数据传输速率。为了方便测试,本文设计了完善的对外交换数据的通信接口,该通信接口具备数据缓存功能,为将上层主机(PC、MCU)数据源注入收发机系统提供了途径,同时也增强了系统的实用性。