论文部分内容阅读
随着集成电路技术的飞速发展,其工艺尺寸也越来越小,使得电路的集成度与功能得到大幅度的提高,然而这也给电路可靠性带来更大挑战。作为影响电路可靠性的一个重要因素,电路老化,研究者们一直对其保持着高度关注。目前关于老化的研究主要包含老化效应模型研究与老化效应的优化两个方面,并且集中于硅基MOS管与集成电路中。当集成电路工艺尺寸缩小到45nm及以下时,为了缓解越来越严重的漏电流现象,高k材料开始引进。高k材料的引进使PBTI效应对晶体管的影响得到研究者的高度关注,并且和其他老化效应的联合优化是目前所欠缺的。本文主要是研究随着高k栅介质晶体管的使用,关于多种电路老化效应的联合优化问题。当CMOS器件的特征尺寸减小到45nm以下时,高k栅介质材料的引入使得发生在NMOS管上的正偏置温度不稳定性效应和热载流子注入效应变得越来越显著。这两种老化效应会引起晶体管阂值电压上升,电路发生时序违规,功能失效。本文考虑了晶体管堆叠效应对串联晶体管的信号占空比和开关概率的影响,提出了一种更精确的PBTI和HCI效应的老化模型,并引入综合考虑信号占空比和开关概率的W衡量值,根据W值的大小对输入信号重排序,来减小PBTI和HCI效应引起的电路老化。实验结果表明,与HSPICE仿真结果相比,原有模型的平均误差为3.9%,而本文所提模型的平均误差能减小到1.4%,利用W值排序法进行晶体管输入信号重排序,逻辑门的寿命平均可以提高11.7%。在高k材料晶体管中,PBTI效应越来显著,以前只优化NBTI效应而忽略PBTI效应是不完善的。本文通过分析这两种老化效应与单元门晶体管结构的关系,可以得知,对于与非门,PBTI效应产生的老化约为NBTI效应的1.27倍,而对于或非门,NBTI效应产生的老化约为PBTI效应的2.19倍,即NBTI与PBTI效应对与非门和或非门的老化影响结果相反。由此,本文使用晶体管输入信号重排序方法对这两种老化效应进行联合优化。实验结果表明,将NBTI和PBTI效应综合考虑,会使电路寿命平均提高10.8%,最高可以提高17.3%。