论文部分内容阅读
SOI(Silicon On Insulator)高压集成电路(High Voltage Integrated Circuit,HVIC)因其隔离性能好、漏电流小、速度快、功耗低和抗辐照等优点已成为功率集成电路重要的发展方向。作为SOI HVIC的核心器件,SOI横向高压器件较低的纵向击穿电压限制了其在高压功率集成电路中的应用,为此,国内外众多学者提出了一系列新结构以提高SOI横向高压器件的纵向耐压。但迄今为止,SOI横向高压器件均采用SiO2作为埋层,且当前进入实用阶段的SOI器件击穿电压没有过600V。本文围绕SOI横向高压器件的耐压问题,提出了具有双介质埋层的SOI高压器件新结构。该器件结构的特征在于其埋层由双氧化层以及两氧化层之间的多晶硅构成,且第一氧化层存在窗口。通过第一氧化层的窗口对电场进行调制,在多晶硅界面引入电荷而增强第二埋氧层的电场,从而提高器件的纵向耐压。而且窗口的存在和较薄的第二埋氧层,大大减缓了器件的自热效应。在横向,结合场板技术、降场层技术来提高器件的整体耐压。分析了双介质埋层结构的SOI LDMOS的纵向耐压机理,该结构利用两层埋氧承受耐压,且在多晶硅下界面引入电荷Qs。根据电位移矢量的全连续性,界面电荷Qs使第二埋层内电场增加,从而提高纵向击穿电压,很好地解决了器件的纵向耐压问题。利用器件二维数值仿真软件MEDICI,详细研究多晶硅界面的电荷以及顶层硅和氧化层内电场分布,分析了开窗口位置大小和埋二氧化层厚度对耐压的影响。器件参数仿真后,借助TSUPREM4对其工艺进行优化设计。仿真结果表明,对于第一、二埋氧层厚度分别为2.5μm和0.5μm,顶层硅厚度为20μm的新结构器件,耐压从常规结构(2.5μm埋氧层厚度)的597V升高到799V。在理论分析、器件仿真和工艺模拟的基础上,进行大量的工艺实验研究,开发了基于SDB(Silicon Direct Bonding)技术的非等平面埋氧层SOI材料的制备工艺。此外,设计具有双介质埋层结构的SOI LDMOS器件的版图和工艺制备流程,并进行了工艺制备。最终研制出了耐压761V的双介质埋层SOI器件,其中第二埋氧层电场从常规结构的低于120V/μm增至400V/μm以上。