论文部分内容阅读
提出一种新型基8/4FFr算法及其实现结构,设计出高速的处理模块。该设计可选择性地实现8k、4k及2k点FFT;通过乘法器的复用,有效降低硬件消耗;应用对称乒乓RAM结构提高了蝶型运算单元的连续运算能力。模块利用Verilog语言进行描述,在Quartus5.0软件环境中完成输入、综合及布局布线。结果表明本文提出的算法结构具有优越的精度和速度,充分能够满足实际应用要求。