论文部分内容阅读
本文设计了基于SOPC技术的三路信号发生器,将NIOSII软核、DDS模块和其他控制逻辑嵌入到单片FPGA当中,简化了系统的设计。在产生波形时采用存储器分时复用技术,使三个通道的数据指针指向SRAM的同一波形数据空间。这样,本仪器不仅能产生三路独立的、互不影响的波形信号,而且还能产生频率相同,相位可预置的三相谐波信号。本文设计的六通道并转串循环扫描模块使单片DACAD5621实现了六通道DAC的功能,减少了仪器的设计成本。