基于SoPC的二维IDCT分布式算法的IP核研究

来源 :电子技术应用 | 被引量 : 8次 | 上传用户:kindmercy
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
研究基于SoPC的视频解码系统中二维IDCT硬件设计与实现。针对二维IDCT的运算量大、乘法运算多,导致占用FPGA资源多和系统速度慢等问题,其设计采用一维IDCT复用,研究分布式算法实现乘法累加,并使用偏移二进制编码来减小其查找表大小,其直接占用FPGA逻辑单元内的查找表LUT,没有寄存器或内置RAM。综合结果表明,芯片占用资源少、访问速度快,其最高可综合工作频率达到140.39 MHz。此外,基于Avalon总线接口实现二维IDCT IP核的SoPC Builder系统构建,在以Nios II处
其他文献
读写任务要求考生用大约120个词围绕一个主题和已给出的两到三个要点发表自己的看法。每个要点大概用40-60个词来拓写。下面结合要点的不同种类谈谈各自的拓展方法。
设计了一种H.264标准的CAVLC编码器,对原有软件流程进行部分改进,提出了并行处理各编码子模块的算法结构。重点对非零系数级(1evel)编码模块进行优化,采用并行处理和流水线相结合的
2009年5月13日,德州奥斯汀讯——飞思卡尔半导体日前宣布,公司已经与伟创力(Flextronies)结成战略伙伴,为Enterprise WLAN接入点市场开发高性能参考设计。IEEE@802.11N接入点参考设
【热点材料】2011年12月12日至14日。中央经济工作会议在北京举行。中共中央总书记、国家主席、中央军委主席胡锦涛和中共中央政治局常委、国务院总理温家宝在会上作了重要讲
本研究方案采用采摘台与清理装置组合设计的方法,使籽棉在采摘后直接进入清理装置进行清理。清理装置幅宽与采摘部件幅宽相同,工作均匀性好;先清理后输送,可以减少输送量;提高棉花
设计了一种可用于语音信号处理的CODEC芯片,讨论了滤波器组的多级实现。设计中充分利用顺序执行、左右声道共享电路、时分复用等思想优化了电路面积。该芯片设计采用Silterra1
系统基于高集成度、低功耗的MSP430F1611单片机,利用SPI总线与SD卡通信。在单片机RAM较小的情况下,平衡SD卡存储速度、所需RAM以及系统功耗,设计优化的FAT16文件系统,实现对SD卡
欧胜微电子有限公司(伦敦股票交易所:WLF.L)日前宣布推出WM8903编码解码器芯片,这是该公司下一代超低功耗音频器件系列的首发产品。通过结合欧胜全新的SmartDAC^TM技术、W类放大器
近日,美国国家半导体公司(National Semiconductor Corporation)(美国纽约证券交易所上市代码:NSM)宣布推出一款全新的电压模式同步降压控制器,其特点是可以驱动多种不同的高电流负
以往家长、教师认为小学生学习外语就应该学单词、学语法,了解简单的外语知识,掌握部分的外国文化常识。可随着时代的不断前进,人们的观念不再停留在知识的层面上,英语学习越来越