论文部分内容阅读
设计了一种用于高压电源管理( Power Management)芯片内部供电的无输出电容、自基准全集成低压差线性稳压器,低压差线性稳压器与电压基准形成自供电自偏置环路,减少了电路的规模。通过对LDO-基准环路小信号特性分析,并用Hspice进行仿真验证,该环路具有足够低的环路增益,低频时能达到-82 dB,不会对供电系统的稳定性造成影响。