论文部分内容阅读
针对FPGA资源紧张和数据在不同时钟域间传递的亚稳态问题,设计一种基于FPGA+DSP架构的异步FIFO视频图像数据采集方法。在IIC配置模块和解交织模块的作用下,通过在2个时钟域的交界处设计3个低深度异步FIFO方式实现视频数据流的传输,由发送时钟域将数据写入,接收时钟域将数据读出,在数据传输的同时实现数据的缓存;通过分析FPGA芯片内资源利用情况并进行系统测试,结果表明:系统能够准确地再现输入的视频图像,实现视频图像数据的实时采集。