论文部分内容阅读
随着互联网的普及和图像应用范围的不断扩大,对图像的处理提出了新的要求,为满足高速实时图像处理的要求,提出一种基于FPGA为辅助单元,ADSP-BF561处理器为核心图像数据处理单元的并行系统结构。其中DSP负责图像处理,FPGA负责实现整个系统的数字逻辑及I2C总线的配置,增加了该系统的灵活性及实时性。同时结合离散整数小波变换算法,在硬件系统上实现了整数小波变换,取得了较好的试验效果。