论文部分内容阅读
针对采集系统的小型化、数据的高速抗干扰传输,本设计采用TMS320F2812作为主处理器,一方面利用外部接口(XINTF),并通过可编程逻辑器件EPM240T100C5N( CPLD)做译码,外扩了一片高速ADC (ADS8365),可以进行高速数据采集;另一方面通过片内的两路SCI异步串口与两片MAX3160的连接,实现了方式可配置的上位机和下位机之间、下位机和下位机之问的串行数据通信(RS-232和RS-422可编程配置).