论文部分内容阅读
本文通过较详细的理论和实践的结合,阐述了使用CPLD器件在复杂的时序控制中的可行性和其相对于传统的设计方法的优越性,并使用了实例用以说明,文中所和使用的电路及程序均已通过严格的系统仿真验证,开发环境为MAX+PLUS Ⅱ9.3,编程对象为ALTERA公司MAX系列的EPM7128SLC84-6芯片。