Si/SiO_2系统电荷对高阻硅基CPW传输损耗的影响

来源 :固体电子学研究与进展 | 被引量 : 0次 | 上传用户:gf_lucky
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
通过高频C-V测试得到实验制备的共平面波导(CPW)下方的Si/SiO2系统电荷主要表现为正电荷,其密度约为4.8×1010/cm2。三种不同衬底上50Ω共平面波导分别为直接制备于高阻硅上、高阻硅氧化层上、去除信号线与地线间的高阻硅氧化层上。20GHz时,测得上述三种CPW的微波传输损耗分别为-0.88dB、-2.50dB及-1.06dB,因此去除线间氧化层使得传输线损耗降低了1.44dB。此外还测试了高阻硅氧化层和除去线间氧化层的高阻硅氧化层上的两种CPW的传输损耗随外加偏压的变化。
其他文献
采用SMIC0.13btmCMOS工艺,设计实现了一个基于白偏置技术的低抖动时钟锁相环。锁相环核心功耗约为8.4~16.8mw,可稳定输出的频率范围为25MHz~2.4GHz,测试结果显示,锁相环锁定在1.36GHz时
三峡库区危险品码头数量和吞吐量逐年增加,危险品船舶流量逐渐增大,尤其是回水变动区,长年库区航段与自然航段交替出现,航道、水文、气候条件变化较大,水上交通安全风险隐患
为了改善汽车动力学性能和辅助安全驾驶,将ABS,ASR,ACC系统进行有机的综合.根据三者功能上的异同点,提出了ABS/ASR/ACC集成控制策略和切换逻辑.为了便于算法调试,开发了基于C
设计了一种静态电流约为0.6μA的运算跨导放大器电路.并已经成功地应用于一款超低静态电流的新一代低压差线性稳压器芯片中。此放大器的突出优点是与Foldback过流保护电路融合
总是喜欢在傭懒的午后,独自一人去胡同里走走。漫步在被阳光暖过的青石板上,嗅着空气中的蔷薇花香,拨开层层树枝的屏障,我享受着胡同中的一切。比起嘈杂的商场,单调的公园,我
为提高开关电源控制芯片使用灵活性,优化对开关电源效率、纹波等性能的控制,并方便噪声滤除,提出一种带锁相环的多模式时钟发生电路芯片的设计。该电路可提供选择1.7MHz或2.6MHz的
非洲大草原上有一种鸟,这种鸟尾部羽毛全为白色,因此得名白尾鸟。它们的生命极为短暂,却有一个终极目标,那就是必须赶在雨季来临之前搭建一座美丽的巢穴,然后在里面孵化小鸟,待小鸟
期刊
为减少无线传感器网络能耗、延长网络的生存周期,基于经典的LEACH,提出了一种新的能量有效的分簇算法.算法的主要思想是考虑节点当前剩余能量和簇头不边缘化来优化簇头选择,
本文就垫高式排水方式、外管式和内管式、隐蔽式卫生洁具安装形式等几种同层排水方式进行了介绍和分析。
采用电泳沉积法在Si(111)衬底上制备GaN薄膜,并研究退火温度对GaN薄膜晶体质量、表面形貌和发光特性的影响。傅立叶红外吸收谱(FTIR)、X射线衍射(XRD)和扫描电镜(SEM)的测试结果表明所