一种通用嵌入式SRAM IP编译器的设计

来源 :微电子学 | 被引量 : 0次 | 上传用户:zwj1234
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
静态随机存储器(SRAM)编译器是一种能够根据用户不同需求,产生相应的SRAM IP核的硅编译器。提出了一种高性能、通用SRAM编译器的设计方法。这种编译器的思想是设计一种物理模块描述语言,根据描述,完成模块的拼接。这种方法使编译器软件本身与物理模块无关,因此可适用于不同的制造工艺。实验结果表明,这种编译器在支持大容量可编译范围的情况下,可以生成相对高性能的SRAM IP。
其他文献
在日本,尽管木结构建筑有着很悠久的历史,但是在现代,它却极少被用于大型建筑。在此背景下,以"复兴木材在城市建筑中的地位"为目的,我们着手探索木制结构在符合经济原理的商业
微型城市2010年上海世博会的芬兰馆描绘了芬兰的缩影,向世界展示了芬兰的国家和社会。芬兰馆可以被视为芬兰人建造的一座微型城市,其内部的空间讲述着关于芬兰和芬兰人的故事
利用时域反射技术(Time Domain Reflectometry,TDR),由测量得到的时域反射信号,可以重构出非均匀传输线的一些特征参数。当反射信号中混有噪声时,对非均匀传输线特性参数的重构会产
蔡为(以下简称CW):你们的工作室属于具有世界意义的西班牙建筑新一代。你们是怎样看你们建筑中的”西班牙语汇“呢7涅托一索韦哈诺(以下简称NS):我们并不认为只有一种西班牙建筑语
基于TSMC的超高压工艺,提出了一种新颖的AC-DC芯片供电方案,省去了传统的辅助绕组,减小了PCB板承载系统的面积,拓宽了应用领域,节约了设计成本。芯片直接连接到高电压直流通路上,由
在研究体硅CMOS器件的闭锁窗口现象时,发现了一种新的抗闭锁方法——伪闭锁路径法。文章介绍了这种方法的基本原理,开发了一种抗闭锁电路实例。运用计算机仿真分析技术开发的抗
H.264主要档次采用的CABAC熵编码技术在提高视频压缩比率的同时,严重增加了编/解码的计算复杂度,嵌入式系统由于其低成本低功耗的要求,需要专用硬件加速器来进行CABAC编/解码
随着现代集成电路的集成度越来越高,静电放电(Electrostatic Discharge,ESD)己成为电路失效一个不可忽视的原因。对电路级ESD的可靠性进行模拟是一个重要的研究课题。给出了在E
文章介绍了一种基于工控一体机(IPC)的PASSIM卷烟机组的电控系统,给出了该系统的硬件配置及系统框图。该系统具有较高的通用性与一致性,结构简单、安装操作方便,成本较低,便于系统
重点介绍了一种正向设计的全定制CMOST/R组件控制及驱动芯片,并对其工作原理、线路设计、版图设计及可靠性设计等进行了简要描述。该产品具有功能多,功耗低(≤20mW),开关速度快(输出