论文部分内容阅读
针对HIRFL(重离子加速器)的加速器腔体的高频电压设计了以DSP和FPGA为基础的数字相位负反馈控制稳定系统.介绍了相位稳定系统的组成、环路滤波器设计与参数计算方法等几个方面的内容,提出了零极点对消与重构的环路设计方案,本实现方案可以应用于各种Q值变化的加速器腔体的相位稳定控制与幅度稳定控制.设计出的设备在SSC腔体上进行了长期测试,表明设备具有优异的调制抑制度与长期相位稳定度.