论文部分内容阅读
提出一种使用FPGA(现场可编程门阵列)实现一个ITU—RBT.656并行硬件接口传输4路CIF格式视频流的方法。该方法说明了从视频处理器到FPGA传输4路CIF格式视频流的数据结构,利用该数据结构,一个ITU—RBT.656的硬件接口可传输4路不同的CIF格式的视频数据流。FP—GA将4路视频数据流分离、插值生成D1(720×576像素)格式的数据输出给视频处理器。这种方法提高了视频处理器的扩展性,增加了视频处理器输出视频的路数。