论文部分内容阅读
本文根据RS码的最小重量码原理,首先提出了一种以最佳配置的移位伴随式实现纠错的并行译码新算法,基于该算法多种并行处理的特点,本文介绍了对实现该算法的核心电路-移位伴随式产生电路进行容错设计的方法,以最少的硬件冗余获得97%的平均冗余替代率,以此方法研制的译码器,体现了纠错码的信息冗余技术与译码器的硬件容错技术的结合,能有效地提高信息传输的可靠性。